A.模擬
B.仿真
C.宿主機(jī)
您可能感興趣的試卷
你可能感興趣的試題
A.讀寫(xiě)相關(guān)
B.寫(xiě)讀相關(guān)
C.寫(xiě)寫(xiě)相關(guān)
A.單指令流單數(shù)據(jù)流
B.單指令流多數(shù)據(jù)流
C.多指令流單數(shù)據(jù)流
D.多指令流多數(shù)據(jù)流
A.1/0.36
B.1/0.24
C.1/0.45
D.1/0.84
A.存儲(chǔ)器
B.輸入輸出設(shè)備
C.運(yùn)算器
D.控制器
最新試題
細(xì)粒度多線(xiàn)程的主要缺點(diǎn)是減慢了單個(gè)線(xiàn)程的執(zhí)行。
如果流水線(xiàn)中各段時(shí)間相等,則各段的效率等于整條流水線(xiàn)的效率。
根據(jù)任務(wù)流入和流出的順序是否相同,流水線(xiàn)可分為()。
R4000處理器是一種流水線(xiàn)處理器,它所實(shí)現(xiàn)的MIPS-3指令集是一種和DLX類(lèi)似的32位指令集。
()是位交叉奇偶校驗(yàn)磁盤(pán)陣列。
CPU訪(fǎng)問(wèn)存儲(chǔ)系統(tǒng)時(shí),在最靠近CPU的存儲(chǔ)器中找到所需信息的概率稱(chēng)為()。
程序在執(zhí)行過(guò)程中的地址流分布情況,其中地址流的分布情況是由程序本身決定的。
給定兩條指令①ADD.DF6,F(xiàn)0,F(xiàn)12,②SUB.D F8,F(xiàn)6,F(xiàn)14,指令①在指令②的前面,這兩條指令之間存在()。
計(jì)算機(jī)上程序執(zhí)行的時(shí)間越少速度就越快,性能就越好。
在串行I/O無(wú)法滿(mǎn)足性能需求的情況,通過(guò)多個(gè)I/O通道并行訪(fǎng)問(wèn)多個(gè)磁盤(pán)的方法就成了很自然的想法,即并行I/O技術(shù)。