如圖所示電路的傳遞函數(shù)及幅頻特性曲線是()。
A.
B.
C.
D.
您可能感興趣的試卷
你可能感興趣的試題
A.2.5Ω
B.2.5∠40Ω
C.2.5∠80Ω
D.40∠80Ω
設(shè)圖示電路中的元件參數(shù)為已知,若采用支路電流法求解各支路電流,則需列寫的最少獨(dú)立方程個(gè)數(shù)為()。
A.4
B.3
C.2
D.1
電感元件上的電壓u及電流i的參考方向如圖所示,描述u與i關(guān)系的表達(dá)式應(yīng)該是()。
A.
B.
C.
D.u=Li
如圖所示,MO=ON,若原點(diǎn)O處的磁感應(yīng)強(qiáng)度為0,則I1與I2的關(guān)系為()。
A.大小相等,方向相反
B.大小相等,方向相同
C.大小無(wú)關(guān),方向相反
D.大小無(wú)關(guān),方向相同
設(shè)圖7.5-14所示電路的2個(gè)D觸發(fā)器的初始狀態(tài)為"0",則該電路是()。
A.異步二進(jìn)制計(jì)數(shù)器
B.同步三進(jìn)制計(jì)數(shù)器
C.異步四進(jìn)制計(jì)數(shù)器
D.同步五進(jìn)制計(jì)數(shù)器
已知某電路在脈沖信號(hào)作用下,各觸發(fā)器的狀態(tài)如表7.5-7所示,經(jīng)分析知,該電路是()。
A.右移寄存器
B.左移寄存器
C.并行數(shù)據(jù)寄存器
D.串行數(shù)據(jù)寄存器
將JK觸發(fā)器的J、K端連接起來(lái)(如圖7.5-9所示),若CP脈沖信號(hào)、置位端、復(fù)位端和數(shù)據(jù)X端信號(hào)如圖所示,則輸出Q的波形為()。
A.
B.
C.
D.
已知邏輯電路如圖7.5-5所示,經(jīng)分析可知,輸出F與輸入信號(hào)X、Y之間的邏輯表達(dá)式為()。
A.
B.
C.
D.
A.
B.
C.
D.
在圖7.4-34示運(yùn)算放大器應(yīng)用電路中,電路參數(shù)已知,那么在輸入信號(hào)的作用下,輸出uo等于()。
A.
B.
C.[]
D.
最新試題
基本門如圖7-61a所示,其中,數(shù)字信號(hào)A由圖7-61b給出,那么,輸出F為()。
PLC運(yùn)行過(guò)程中,()燈點(diǎn)亮表示CPU處于STOP(停止)模式
如圖7-71所示,電路具有()。
如圖7-72所示,時(shí)鐘到來(lái)后,JK具有()功能。
由圖7-58所示數(shù)字邏輯信號(hào)的波形可知,三者的邏輯關(guān)系是()。
射極輸出器的主要特點(diǎn)是()。
用3個(gè)D觸發(fā)器組成的電路如圖7-69所示,觸發(fā)器F0的輸入端接+5V表明D0=1,那么,在第1個(gè)CP脈沖和第2個(gè)脈沖的上升沿過(guò)后Q2Q1Q0分別是()。
如圖7-57所示,將放大倍數(shù)為1,輸入電阻為1kΩ,,輸出電阻為50Ω的射極輸出器插接在信號(hào)源(uS,RS)與負(fù)載(RL)之間,形成圖b電路,與圖a電路相比,負(fù)載電壓的有效值為()。
測(cè)量常開常閉觸點(diǎn)時(shí),需要使用萬(wàn)用表的()
下列低壓電器中有多個(gè)部分組成的是()