A.標(biāo)志寄存器
B.ALU
C.SP
D.20位地址加法器
您可能感興趣的試卷
你可能感興趣的試題
A.0000H~FFFFH
B.00000H~0FFFFH
C.00000000000000000000B~11111111111111111111B
D.0000000000000000B~1111111111111111B
A.TF,DF
B.IF,TF
C.IF,DF
D.TF,ZF
A.每個(gè)段都是獨(dú)立尋址的邏輯單元,用于存放程序和數(shù)據(jù)
B.每個(gè)段的最大限制為64KB
C.每一個(gè)邏輯段的段內(nèi)地址位數(shù)為16位
D.一個(gè)存儲單元除具有一個(gè)唯一的物理地址外,還具有唯一對應(yīng)的邏輯地址
A.1234H
B.3456H
C.5634H
D.3412H
A.0
B.1
C.8
D.16
最新試題
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
CMP功能和SUB一樣,都是做減法,結(jié)果送目標(biāo)操作數(shù)。
在8086系統(tǒng)中,一條指令最少以()個(gè)字節(jié)的代碼形式存在于存儲器的碼段中。
中斷系統(tǒng)的目的包括下列的()。
通常,數(shù)據(jù)總線寬度和計(jì)算機(jī)的()一致。
主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。
為了不使中斷服務(wù)程序的運(yùn)行影響主程序的狀態(tài),必須把斷點(diǎn)處有關(guān)寄存器的內(nèi)容以及標(biāo)志寄存器的狀態(tài)壓入()保護(hù)。
CPU執(zhí)行存儲器讀寫指令都有固定的時(shí)序,存儲器的速度與CPU不匹配,也可保證CPU讀寫存儲器的準(zhǔn)確性。
菊花鏈優(yōu)先級排隊(duì)電路是一種優(yōu)先級管理的簡單硬件方案。
對內(nèi)存和I/O端口統(tǒng)一編址時(shí),系統(tǒng)中只有一個(gè)統(tǒng)一的地址空間。