在下圖所示的共集放大電路(為基極自舉電路),已知晶體管的rbb=300Ω,rbe=1kΩ,rce=∞,gm=100mS;RB1=RB2=20kΩ,RB3=100kΩ,RE=RL=1kΩ,電容C1、C2、C3對(duì)信號(hào)可視為短路。試畫出該電路的交流通路,求輸入電阻Ri和輸出電阻Ro的值。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?電路如圖所示,如果電容C2開路,則MOSFET的漏極直流電壓將會(huì)(),漏極交流電壓將會(huì)(),增益將會(huì)()。
可以通過新增以下哪些類型文件添加ChipScope調(diào)試IP核?()
?在verilogHDL的數(shù)字表達(dá)方式用,和十進(jìn)制數(shù)127表示的數(shù)字相同的表達(dá)方式有()。
?CD放大器的性能特征有()。?
?MOSFET源極漏極間的長度L越大,溝道長度調(diào)制效應(yīng)越明顯。???
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
MOSFET做放大器,要想正常工作只需用電路提供合理的偏置使其工作在飽和區(qū)即可。???
?某次電路實(shí)驗(yàn)中,一同學(xué)按如下電路圖連接電路,完成實(shí)驗(yàn)。其中D0,D1端為輸入端,S0與S1為輸出端。在實(shí)驗(yàn)過程中,該同學(xué)觀測(cè)到輸出端S0,S1端輸出電平分別為邏輯高電平,邏輯低電平。請(qǐng)問此刻電路輸入端D0,D1電平可能分別為()。
CG放大器因其輸入電阻過小,因此沒什么用處。
在對(duì)數(shù)字鐘計(jì)時(shí)、校時(shí)模塊進(jìn)行仿真時(shí),設(shè)秒信號(hào)的周期為10ns,若要觀察24時(shí)制計(jì)數(shù)是否正確,那么在復(fù)位信號(hào)無效,計(jì)時(shí)使能信號(hào)有效的情況下,仿真需運(yùn)行多長時(shí)間?()