A.STRR0,[R1,#4]
B.STRHR0,[R1,#4]!
C.STRHR0,[R1,#4]
D.STRBR0,[R1,#4]!
您可能感興趣的試卷
你可能感興趣的試題
A.R5不變
B.R5=R5+2
C.R5=R2+2
D.R5=2
A.左移
B.右移
C.循環(huán)左移
D.循環(huán)右移
A.0x33303132
B.0x32303133
C.0x32303331
D.0x33313032
A.PSP
B.MSP
C.CPSR
D.SPSR
A.工作狀態(tài)包括ARM狀態(tài)、Thumb及Thumb-2狀態(tài)和調(diào)試狀態(tài)三種
B.ARM狀態(tài)既支持16位指令寬度也支持32位指令寬度
C.Thumb狀態(tài)或Thumb-2狀態(tài)下代碼密度大于ARM狀態(tài),占用存儲(chǔ)空間較小
D.ARM處理器復(fù)位后總處于ARM狀態(tài)
最新試題
計(jì)算機(jī)系統(tǒng)中,中斷向量通常是指()
以下敘述中,不符合RICS特征的是()
嵌入式處理器指令的執(zhí)行周期包括()
按總線(xiàn)共享原則,為避免信號(hào)邏輯的混亂和器件的損壞,()一個(gè)以上的輸出引腳共享一條信號(hào)線(xiàn)。
在下列ARM處理器模式中()模式有自己獨(dú)立的R8-R14寄存器。
設(shè)異步串行接口電路中波特率因子為64,則接收端在確定起始位后應(yīng)每隔()個(gè)時(shí)鐘周期對(duì)串行數(shù)據(jù)接收線(xiàn)采樣一次。
下面關(guān)于總線(xiàn)的敘述中,錯(cuò)誤的是()
74138譯碼器通常用于產(chǎn)生片選信號(hào),其譯碼輸入端應(yīng)與系統(tǒng)的()總線(xiàn)相連。
計(jì)算機(jī)系統(tǒng)中的四級(jí)存儲(chǔ)器,其存取速度從高到低的順序是()
構(gòu)造一個(gè)40鍵的矩陣鍵盤(pán),最少需要()條I/O線(xiàn)。