單項(xiàng)選擇題高密度可編程邏輯器件中具有硬件加密功能的器件是()。
A.HDPLD和FPGA
B.GAL
C.HDPLD
D.FPGA
您可能感興趣的試卷
你可能感興趣的試題
1.單項(xiàng)選擇題FPGA比較適合用在以()的數(shù)字系統(tǒng)。
A.復(fù)雜
B.控制為主
C.時(shí)序?yàn)橹?
D.較簡(jiǎn)單
2.單項(xiàng)選擇題HDPLD比較適合用在以()的數(shù)字系統(tǒng)。
A.復(fù)雜
B.控制為主
C.時(shí)序?yàn)橹?
D.較簡(jiǎn)單
3.單項(xiàng)選擇題以下可編程邏輯器件中,集成密度最高的是()。
A.PAL
B.GAL
C.HDPLD
D.FPGA
4.單項(xiàng)選擇題在系統(tǒng)可編是指:對(duì)位于()的可編程邏輯器件進(jìn)行編程。
A.用戶電路板
B.特制的電路板
C.編程器
D.專用編程器
5.單項(xiàng)選擇題高密度可編程邏輯器件通常集成規(guī)模大于()門。
A.100
B.1000
C.10000
D.10000
最新試題
判斷如下VHDL的操作是否正確,如不正確,請(qǐng)改正。字符a和b的數(shù)據(jù)類型是BIT,c是INTEGER,執(zhí)行c<=a+b。
題型:?jiǎn)柎痤}
電可擦除的PROM器件是()
題型:?jiǎn)雾?xiàng)選擇題
根據(jù)什么判斷簡(jiǎn)單電路中的險(xiǎn)象存在?
題型:?jiǎn)柎痤}
如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。
題型:?jiǎn)雾?xiàng)選擇題
簡(jiǎn)述用譯碼器或多路選擇器實(shí)現(xiàn)組合邏輯電路的不同之處。
題型:?jiǎn)柎痤}
用1M×4的DRAM芯片通過(guò)()擴(kuò)展可以獲得4M×8的存儲(chǔ)器。
題型:?jiǎn)雾?xiàng)選擇題
27系列EPROM存儲(chǔ)的數(shù)據(jù)是()可擦除的。
題型:?jiǎn)雾?xiàng)選擇題
TTL與非門輸出高電平的參數(shù)規(guī)范值是()
題型:?jiǎn)雾?xiàng)選擇題
用原碼輸出的譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù),需要增加若干個(gè)()。
題型:?jiǎn)雾?xiàng)選擇題
DRAM4164有2根片選線(RAS和CAS)、8根地址線和1根數(shù)據(jù)線。請(qǐng)判斷它的存儲(chǔ)容量為多少?
題型:?jiǎn)柎痤}