A.多尋址方式
B.大容量?jī)?nèi)存
C.大量的寄存器
D.更寬的數(shù)據(jù)總線
您可能感興趣的試卷
你可能感興趣的試題
A.CISC更適于采用硬布線控制邏輯,而RISC更適于采用微程序控制
B.CISC更適于采用微程序控制,但RISC更適于采用硬布線控制邏輯
C.CISC和RISC都只采用微程序控制
D.CISC和RISC都只采用硬布線控制邏輯
A.指令種類少
B.指令種類多
C.指令尋址方式多
D.指令功能復(fù)雜
A.雖增加CPI,但更減少I
B.雖增加CPI,但更減少T
C.雖增加T,但更減少CPI
D.雖增加I,但更減少CPI
直接存儲(chǔ)器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請(qǐng)DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲(chǔ)器和(2)之間直接進(jìn)行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時(shí)需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號(hào)。
A.結(jié)束地址
B.設(shè)備類型
C.數(shù)據(jù)長(zhǎng)度
D.數(shù)據(jù)速率
直接存儲(chǔ)器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請(qǐng)DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲(chǔ)器和(2)之間直接進(jìn)行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時(shí)需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號(hào)。
A.結(jié)束地址
B.起始地址
C.設(shè)備類型
D.數(shù)據(jù)速率
最新試題
對(duì)于十進(jìn)制數(shù)字143,它的二進(jìn)制表示是(),八進(jìn)制表示是(),十六進(jìn)制表示是(),BCD碼是();十六進(jìn)制數(shù)3CF對(duì)應(yīng)的十進(jìn)制數(shù)字是()。
計(jì)算機(jī)的硬件分成5大組成部件,分別為()()()()和(),其中()負(fù)責(zé)把指令逐條從存儲(chǔ)器中取出,經(jīng)譯碼后向機(jī)器發(fā)出各種命令。
假設(shè)用一個(gè)8位的二進(jìn)制數(shù)表示一個(gè)數(shù)字,則-1的補(bǔ)碼是(),127的補(bǔ)碼是()。
計(jì)算機(jī)一般采用三層存儲(chǔ)器層次結(jié)構(gòu),分別指()()和()。
空白(1)處應(yīng)選擇()
空白(1)處應(yīng)選擇()
如果存儲(chǔ)器周期是400ns,而每個(gè)周期可訪問4字節(jié),則存儲(chǔ)器帶寬為()。
比較頁式虛擬存儲(chǔ)器和段式虛擬存儲(chǔ)器的優(yōu)缺點(diǎn)。
簡(jiǎn)述使用直接內(nèi)存存取DMA傳輸數(shù)據(jù)的過程。
空白(2)處應(yīng)選擇()