A.RAM,ROM
B.SRAM,DRAM
C.EPROM,RAM
D.ROM,EEPROM
您可能感興趣的試卷
你可能感興趣的試題
A.一個(gè)"計(jì)算機(jī)系統(tǒng)"是指計(jì)算機(jī)的硬件系統(tǒng)
B.一個(gè)"計(jì)算機(jī)系統(tǒng)"是指計(jì)算機(jī)上配置的操作系統(tǒng)
C.一個(gè)"計(jì)算機(jī)系統(tǒng)"由計(jì)算機(jī)硬件和配置的操作系統(tǒng)組成
D.一個(gè)"計(jì)算機(jī)系統(tǒng)"由計(jì)算機(jī)硬件以及配置的系統(tǒng)軟件和應(yīng)用軟件組成
A.主板上通常包含微處理器插座(或插槽)和芯片組
B.主板上通常包含存儲(chǔ)器(內(nèi)存條)插座和ROM BIOS
C.主板上通常包含PCI和AGP插槽
D.主板上通常包含IDE插座及與之相連的光驅(qū)
A.25ms的負(fù)脈沖
B.25ms的正脈沖
C.12.5ms的負(fù)脈沖
D.12.5ms的正脈沖
A.65536
B.7FFFH
C.0000H
D.FFFFH
A.系統(tǒng)總線
B.外部總線
C.串行通信
D.電流環(huán)
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
I2C總線的通信速率僅由主機(jī)確定。