已知8254的CLK0接5MHz時(shí)鐘,其端口地址為280H,282H,284H和286H系統(tǒng)采用16位的8086,畫出8254與系統(tǒng)的連接圖,譯碼電路自行設(shè)計(jì)。
(1)要在OUT0引腳周期性地產(chǎn)生負(fù)脈沖寬度為2ms的信號(hào)作為定時(shí)中斷請(qǐng)求信號(hào),寫出初始化程序;
(2)若利用8254產(chǎn)生1S為周期的定時(shí)中斷信號(hào),說明實(shí)現(xiàn)方法,畫出相應(yīng)的連接圖,并編寫相應(yīng)程序。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
I2C總線的兩條信號(hào)線的名稱是()和()。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()