A.響應(yīng)中斷優(yōu)先級高的
B.響應(yīng)中斷優(yōu)先級低的
C.同時響應(yīng)2個中斷源
D.2個中斷源都不響應(yīng)
您可能感興趣的試卷
你可能感興趣的試題
A.中斷入口地址
B.中斷類型號
C.中斷返回地址
D.中斷設(shè)備地址
A.256
B.512
C.1024
D.2048
A.INTR請求、應(yīng)答
B.HOLD請求、HLDA應(yīng)答
C.請求、INTR應(yīng)答
D.HLDA請求、HOLD應(yīng)答
A.硬件保持不變
B.使用的軟件保持不變
C.請求中斷的設(shè)備狀態(tài)保持不變
D.CPU的使用的各種數(shù)據(jù)和工作狀態(tài)保持不變
A.CPU停止工作
B.CPU不再進(jìn)行原來的工作,而為請求中斷的設(shè)備服務(wù)
C.CPU暫停原來的工作,而為請求中斷的設(shè)備服務(wù),服務(wù)結(jié)束后繼續(xù)原來的工作
D.由請求中斷的設(shè)備接替CPU的工作
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
按照是否需要刷新操作分類,RAM可分為()和()。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
10號DOS系統(tǒng)功能調(diào)用可以用于將多個字符輸入到指定緩沖區(qū)之中。()
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()