當(dāng)=1時(shí),可以進(jìn)行的操作有:()
A.寫存儲(chǔ)器
B.讀存儲(chǔ)器
C.寫I/O端口
D.讀I/O端口
您可能感興趣的試卷
你可能感興趣的試題
A.寫存儲(chǔ)器
B.讀存儲(chǔ)器
C.寫I/O端口
D.讀I/O端口
A.可以輸入地址
B.可以輸出地址
C.可以輸入數(shù)據(jù)
D.可以輸出數(shù)據(jù)
A.3490H:00ABH
B.0349H:00ABH
C.3255H:245BH
D.00ABH:3490H
A.輸入引腳
B.輸出引腳
C.高電平表示存儲(chǔ)器或外設(shè)已準(zhǔn)備好
D.低電平表示存儲(chǔ)器或外設(shè)已準(zhǔn)備好
A.
B.HOLD
C.DEN
D.READY
最新試題
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢的選項(xiàng)是()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
SPI總線有四工作模式,取決于()和()這兩位的組合。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。