A.端口中有1個或多個接口
B.接口中有1個或多個端口
C.端口內(nèi)含有很多寄存器
D.一個端口可有多個地址
您可能感興趣的試卷
你可能感興趣的試題
A.A=1,B=1,C=1
B.A=1,B=0,C=1
C.A=1,B=1,C=0
D.A=0,B=1,C=1
A.中斷邏輯
B.請求信號
C.狀態(tài)端口
D.類型號
A.查詢
B.中斷
C.DMA
D.無條件傳送
A.1KB
B.64KB
C.640KB
D.1MB
A.軟件
B.CPU
C.CPU+軟件
D.硬件控制器
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進行數(shù)據(jù)交換。
下列選項中不屬于使用中斷的優(yōu)勢的選項是()。
在IN和OUT指令中,當端口號大于FFH(255)時,必須通過()間接給出。
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進制數(shù)。()
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
假設(shè)在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實現(xiàn)()。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
I2C總線的兩條信號線的名稱是()和()。