單項(xiàng)選擇題8086/8088CPU構(gòu)成系統(tǒng)的兩種組態(tài),與之有關(guān)的控制信號(hào)是()
A.S0、S1、S3
B.
C.TEST
D.QS0,QS1
您可能感興趣的試卷
你可能感興趣的試題
1.單項(xiàng)選擇題8086/8088CPU的內(nèi)部結(jié)構(gòu)由()組成。
A.ALU、EU、BIU
B.寄存器組、ALU
C.EU、BIU
D.ALU、BIU、地址加法器
2.單項(xiàng)選擇題80X86微處理器Pentium III屬于()
A.CISC微處理器
B.微控制器
C.RISC微處理器
D.位片式微處理器
4.問答題8237是什么?
5.問答題地址譯碼的方式有哪幾種?
最新試題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
題型:判斷題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
題型:單項(xiàng)選擇題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
題型:填空題
I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
題型:填空題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
題型:判斷題
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
題型:填空題
SPI總線有四工作模式,取決于()和()這兩位的組合。
題型:填空題
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
題型:判斷題
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
題型:判斷題
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
題型:判斷題