問答題

晶體管電路如圖所示。已知β=100,UBE=-0.3V。
(1)估算直流工作點(diǎn)ICQ、UCEQ。 
(2)若偏置電阻RB1、RB2分別開路,試分別估算集電極電位UC值,并說明各自的工作狀態(tài)。 
(3)若RB2開路時(shí)要求ICQ=2mA,試確定RB1應(yīng)取多大值。


您可能感興趣的試卷

你可能感興趣的試題

最新試題

?MOSFET源極漏極間的長度L越大,溝道長度調(diào)制效應(yīng)越明顯。???

題型:判斷題

I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足夠大。輸入輸出信號(hào)均通過電容耦合進(jìn)行傳輸(注意圖中未畫出電容),要實(shí)現(xiàn)增益為15倍的放大電路,則RD=()kΩ。?

題型:單項(xiàng)選擇題

CD放大器具有較()的輸入電阻和較()的輸出電阻。?????

題型:單項(xiàng)選擇題

?CG放大器的性能描述合理的是()。

題型:單項(xiàng)選擇題

已知某N溝道增強(qiáng)型MOS場效應(yīng)管的。下表給出了四種狀態(tài)下和的值,那么各狀態(tài)下器件的工作狀態(tài)為()。

題型:多項(xiàng)選擇題

?電路如圖所示,如果電容C2開路,則MOSFET的漏極直流電壓將會(huì)(),漏極交流電壓將會(huì)(),增益將會(huì)()。

題型:單項(xiàng)選擇題

?CD放大器的性能特征有()。?

題型:多項(xiàng)選擇題

?verilogHDL的基本結(jié)構(gòu)中通常需要進(jìn)行模塊范圍的定義,VerilogHDL的模塊范圍的定義的開始和結(jié)束方式是()。

題型:單項(xiàng)選擇題

?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。

題型:單項(xiàng)選擇題

?已知Nexys4開發(fā)板外部時(shí)鐘信號(hào)頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號(hào)的時(shí)鐘信號(hào)頻率為1Hz,若采用計(jì)數(shù)器對(duì)100MHz的外部時(shí)鐘分頻得到1Hz的秒信號(hào),請(qǐng)問該計(jì)數(shù)器至少需要多少位?()

題型:單項(xiàng)選擇題