A.芯片總線
B.外設(shè)總線
C.系統(tǒng)總線
D.局部總線
您可能感興趣的試卷
你可能感興趣的試題
A.減少信息傳輸量
B.提高信息傳輸量
C.減少信息傳輸線條數(shù)
D.增加信息傳輸線條數(shù)
A.選擇存儲(chǔ)單元
B.選擇信息傳輸?shù)脑O(shè)備
C.指定存儲(chǔ)單元和I/O接口電路地址
D.確定操作對(duì)象
最新試題
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
SPI總線有四工作模式,取決于()和()這兩位的組合。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()