A.無符號(hào)數(shù)219
B.-37的補(bǔ)碼
C.-36的補(bǔ)碼
D.-36的反碼
E.91的原碼
F.-91的原碼
您可能感興趣的試卷
你可能感興趣的試題
A.INTA
B.MN/MX
C.INTR
D.BHE
A.1
B.2
C.4
D.8
A.OUT20H,AL
B.MOVSI,[BX]
C.ADDBL,[BX]
D.MUL 10
A.地址總線
B.數(shù)據(jù)總線
C.存儲(chǔ)器
D.寄存器
A.IF=0
B.IF=1
C.TF=0
D.TF=1
最新試題
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()