A.直接尋址
B.間接尋址
C.存儲(chǔ)器對(duì)尋址
D.基址加變址尋址
您可能感興趣的試卷
你可能感興趣的試題
A.直接尋址
B.間接尋址
C.存儲(chǔ)器相對(duì)尋址
D.基址加變址尋址
A.1
B.2
C.3
D.4
A.外設(shè)種類(lèi)繁多
B.信號(hào)類(lèi)型復(fù)雜
C.工作速度匹配
D.數(shù)據(jù)傳送方式多樣
A.SP
B.BP
C.IP
D.SI
A.64K
B.256K
C.1M
D.16M
最新試題
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
STM32的SPI接口最多有()個(gè),數(shù)據(jù)幀最多可以有()位。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
I2C總線的通信速率僅由主機(jī)確定。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。