A.DRAM
B.SRAM
C.閃速存儲(chǔ)器
D.EPROM
您可能感興趣的試卷
你可能感興趣的試題
A.除法錯(cuò),溢出中斷,軟中斷
B.NMI
C.INTR
D.單步中斷
A.I/O端口從邏輯上講是被CPU訪問的寄存器
B.從連接形式上講,I/O端口總是與總線連接
C.一般對(duì)I/O端口的訪問只能通過專用的指令
D.I/O端口可以看作是CPU與外設(shè)交換數(shù)據(jù)的中轉(zhuǎn)站
A.當(dāng)前正在執(zhí)行的指令
B.下一條要執(zhí)行的指令
C.下一條要執(zhí)行的指令的偏移地址
D.指令中的操作數(shù)
最新試題
已知BX的內(nèi)容為無符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
8086指令系統(tǒng)算術(shù)運(yùn)算指令一共有()條。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來處理中斷優(yōu)先級(jí)問題。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。
對(duì)內(nèi)存和I/O端口統(tǒng)一編址時(shí),系統(tǒng)中只有一個(gè)統(tǒng)一的地址空間。
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對(duì)應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。
下列移位指令,()是邏輯右移指令。
菊花鏈優(yōu)先級(jí)排隊(duì)電路是一種優(yōu)先級(jí)管理的簡單硬件方案。