A.1
B.2
C.0
D.不定
您可能感興趣的試卷
你可能感興趣的試題
A、MOV.SS:[BX+DI],1000H
B、MOV.DX,1000H
C、MOV.WORDPTR[BX],1000H
D、MOV.DS,2000H
A.END
B.ENDS
C.ENDP
D.ENDM
有下列指令:執(zhí)行這些指令后,寄存器AX的值是()
A.00ABH
B.00BAH
C.4142H
D.4241H
A.為零
B.為負(fù)
C.溢出
D.有進(jìn)位
A.16d×(DS)+(BX)+(SI)
B.16d×(ES)+(BX)+(SI)
C.16d×(SS)+(BX)+(SI)
D.16d×(CS)+(BX)+(SI)
最新試題
()主要用于將二進(jìn)制數(shù)的某些位求反。
輸入還是輸出所用到的地址總是對(duì)端口而言的,也是對(duì)接口部件而言的。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
定義字節(jié)變量的偽指令是(),匯編后,該變量以字節(jié)為單位分配存儲(chǔ)單元。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡(jiǎn)單。
CPU執(zhí)行存儲(chǔ)器讀寫(xiě)指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫(xiě)存儲(chǔ)器的準(zhǔn)確性。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過(guò)硬件邏輯電路用固定的順序發(fā)地址和用讀寫(xiě)信號(hào)來(lái)實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
8086CPU段基址來(lái)源于CS、DS、SS、ES、IP。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
在8086系統(tǒng)中,一條指令最少以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。