A.CF=1,OF=1,SF=0,PF=1,ZF=0
B.CF=0,OF=0,SF=0,PF=1,ZF=1
C.CF=0,OF=0,SF=0,PF=1,ZF=0
D.CF=0,OF=1,SF=1,PF=1,ZF=0
您可能感興趣的試卷
你可能感興趣的試題
A.進(jìn)位標(biāo)志
B.溢出標(biāo)志
C.零標(biāo)志
D.符號(hào)標(biāo)志
A.-59
B.59
C.-69H
D.197
A.00H
B.0FFH
C.F0H
D.不確定
8088CPU執(zhí)行指令OUT DX,AL時(shí),下列()信號(hào)有效。
A.A
B.B
C.C
D.D
8088CPU執(zhí)行指令I(lǐng)N AX,DX時(shí),下列()信號(hào)有效。
A.A
B.B
C.C
D.D
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
I2C總線的通信速率僅由主機(jī)確定。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
SPI總線有四工作模式,取決于()和()這兩位的組合。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()