A.數(shù)據(jù)段
B.附加段
C.堆棧段
您可能感興趣的試卷
你可能感興趣的試題
A.寄存器尋址方式
B.基址尋址方式
C.寄存器間接尋址方式
A.AND AX,0FFFFH
B.MOV AX,0FFFFH
C.OR AX,0FFFFH
D.ADD AX,0FFFFH
A.適用于中、低速I/O設(shè)備操作
B.傳輸數(shù)據(jù)量小、偶發(fā)的
C.硬件電路比較復(fù)雜,通常用中斷控制器進(jìn)行管理
D.比查詢傳送方式實(shí)時(shí)性強(qiáng)
A.奇地址:數(shù)據(jù)輸入端口、控制端口
B.奇地址:狀態(tài)端口、控制端口
C.偶地址:狀態(tài)端口、控制端口
D.偶地址:數(shù)據(jù)輸入端口、控制端口
A.全雙工
B.通信方式
C.數(shù)據(jù)格式
D.輸入寄存器滿
最新試題
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡(jiǎn)單。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來(lái)處理中斷優(yōu)先級(jí)問(wèn)題。
CMP功能和SUB一樣,都是做減法,結(jié)果送目標(biāo)操作數(shù)。
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
已知BX的內(nèi)容為無(wú)符號(hào)數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
8086中斷向量表中最多容納256個(gè)中斷向量。
端口地址譯碼就是把來(lái)自地址總線上的地址代碼翻譯成所需要范圍的端口選擇信號(hào)。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
主要用于將二進(jìn)制數(shù)的某些位清零的位操作指令是()。