A.Intel corei3
B.4G
C.500G
D.21時
您可能感興趣的試卷
你可能感興趣的試題
A.U盤
B.機箱
C.CPU
D.顯卡
A.顯示器、投影儀
B.激光打印機、噴墨打印機
C.掃描儀、手寫板、攝像頭、麥克風
D.有源音箱、無源音箱、耳機
A.中央處理器
B.內(nèi)存儲器
C.外存儲器
D.其他部件(主板,電源,顯卡,網(wǎng)卡等)
A.JNA標號
B.JL標號
C.JB標號
D.JA標號
A.ADD BX,BUF
B.MOV BX,BUF
C.MOV BX,SEG BUF
D.MOV BX,OFFSET BUF
最新試題
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
下列選項中不屬于使用中斷的優(yōu)勢的選項是()。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
假設(shè)在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實現(xiàn)()。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
MSP430單片機的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個。