您可能感興趣的試卷
你可能感興趣的試題
A.提高解題速度
B.提高硬件利用率
C.提高硬件成本
D.減少所需要的存貯器用量
A.中斷字
B.主存地址寄存器
C.通用寄存器
D.條件碼
A.Cache存貯器
B.系列機(jī)各檔不同的數(shù)據(jù)通路寬度
C.指令緩沖寄存器
D.虛擬存貯器
最新試題
有一個(gè)16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個(gè)32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
求出流水線的最優(yōu)調(diào)度策略及最小平均延遲時(shí)間和流水線的最大吞吐率。
要求操作碼的平均長(zhǎng)度最短,請(qǐng)?jiān)O(shè)計(jì)操作碼的編碼,并計(jì)算操作碼編碼的平均長(zhǎng)度。
按最優(yōu)調(diào)度策略連續(xù)輸入8個(gè)任務(wù)時(shí),流水線的實(shí)際吞吐率是多少?
共需要多少個(gè)觸發(fā)器和多少個(gè)與門(mén)?
指出主存與Cache之間各個(gè)塊的映象關(guān)系。
若采用LRU替換算法,計(jì)算Cache的塊命中率。
僅根據(jù)使用頻度,不考慮其它要求,設(shè)計(jì)出全Huffman操作碼,計(jì)算其平均碼長(zhǎng)。
如果一條指令的執(zhí)行過(guò)程分解為“取指令”和“分析”兩個(gè)階段,并采用兩級(jí)流水線。為了采用指令取消技術(shù),請(qǐng)修改上面的程序。
設(shè)計(jì)8位字長(zhǎng)的寄存器—寄存器型指令3條,16位字長(zhǎng)的寄存器一存儲(chǔ)器型變址尋址方式指令4條,變址范圍不小于正、負(fù)127。請(qǐng)?jiān)O(shè)計(jì)指令格式,并給出指令各字段的長(zhǎng)度和操作碼的編碼。