A.3個階段執(zhí)行時間之和
B.3個階段執(zhí)行時間的平均值
C.3個階段執(zhí)行時間的最小值
D.3個階段執(zhí)行時間的最大值
您可能感興趣的試卷
你可能感興趣的試題
A.為0
B.為1個周期
C.相等
D.不等
A.順序
B.重疊
C.循環(huán)
D.并行
A.由軟件實現(xiàn),考慮到實現(xiàn)很簡便
B.由硬件實現(xiàn),考慮到實現(xiàn)速度要快
C.由軟件和硬件組合實現(xiàn),考慮到性價比要高
D.既可以用軟件實現(xiàn),也可以用硬件實現(xiàn),考慮到實現(xiàn)的靈活性
A.指令寄存器IR
B.程序計數(shù)器PC
C.算術(shù)邏輯單元ALU
D.程序狀態(tài)字寄存器PSW
A.960
B.873
C.1371
D.480
最新試題
在高速計算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時間最好(2);否則在流水線運行時,每個階段的執(zhí)行時間應(yīng)?。?)。空白(1)處應(yīng)選擇()
在高速計算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時間最好(2);否則在流水線運行時,每個階段的執(zhí)行時間應(yīng)?。?)。空白(2)處應(yīng)選擇()
下列敘述中正確的是()。
如果主存容量為16MB,且按字節(jié)編址,表示該主存地址至少應(yīng)需要()位。
運算器是CPU的核心部件之一,其主要功能是()。
計算機(jī)的內(nèi)存儲器與外存儲器相比,內(nèi)存儲器(1)。內(nèi)存儲器可與CPU(2)交換信息。內(nèi)存儲器可分為(3)和ROM??瞻祝?)處應(yīng)選擇()
若內(nèi)存按字節(jié)編址,用存儲容量為4Kb×8的存儲器芯片構(gòu)成地址編號8000H至FFFFH的內(nèi)存空間,則至少需要()片。
采用串行接口進(jìn)行七位ASCII碼的傳送,帶有一位奇校驗位、一位起始位和一位停止位,當(dāng)波特率為9600波特時,字符傳送速率為()。
在計算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計數(shù)器自動加(3)。算術(shù)邏輯運算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()
先進(jìn)行地址計算,再訪問內(nèi)存的尋址方式是()。