A.4
B.6
C.8
D.10
您可能感興趣的試卷
你可能感興趣的試題
A.16
B.20
C.24
D.32
A.算術(shù)運(yùn)算結(jié)果
B.邏輯運(yùn)算結(jié)果
C.運(yùn)算類型
D.算術(shù)、邏輯運(yùn)算及測(cè)試指令的結(jié)果狀態(tài)
A.堆棧尋址方式
B.立即尋址方式
C.隱含尋址方式
D.間接尋址方式
A.立即尋址
B.直接尋址
C.間接尋址
D.變址尋址
A.譯碼器
B.判斷程序
C.指令
D.時(shí)序信號(hào)
最新試題
PCI總線是計(jì)算機(jī)中一種非常重要的外部總線,從數(shù)據(jù)寬度上看,PCI總線有32b、64b之分;從總線速度上分,有33MHz、66MHz兩種。經(jīng)過改良后的PCI-X,最高可以達(dá)到64b@133MHz,其數(shù)據(jù)傳輸速率為()。
計(jì)算機(jī)的存儲(chǔ)器采用多級(jí)方式是為了()。
在計(jì)算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲(chǔ)器按字節(jié)編址,指令字長(zhǎng)32位),每執(zhí)行一條指令,使程序計(jì)數(shù)器自動(dòng)加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中。空白(3)處應(yīng)選擇()
在高速計(jì)算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個(gè)階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時(shí)間最好(2);否則在流水線運(yùn)行時(shí),每個(gè)階段的執(zhí)行時(shí)間應(yīng)?。?)??瞻祝?)處應(yīng)選擇()
先進(jìn)行地址計(jì)算,再訪問內(nèi)存的尋址方式是()。
CPU組成中不包括()。
下列部件中不屬于輸入設(shè)備的有(1)。既可作為輸入設(shè)備,又可以作為輸出設(shè)備的是(2)??瞻祝?)處應(yīng)選擇()
在高速計(jì)算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個(gè)階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時(shí)間最好(2);否則在流水線運(yùn)行時(shí),每個(gè)階段的執(zhí)行時(shí)間應(yīng)取(3)。空白(1)處應(yīng)選擇()
某寄存器中的值有時(shí)是數(shù)值,有時(shí)又是地址,這只有計(jì)算機(jī)的()才能識(shí)別它。
采用串行接口進(jìn)行七位ASCII碼的傳送,帶有一位奇校驗(yàn)位、一位起始位和一位停止位,當(dāng)波特率為9600波特時(shí),字符傳送速率為()。