A.Cache擴(kuò)充了主存儲(chǔ)器的容量
B.Cache可以降低由于CPU與主存之間的速度差異造成的系統(tǒng)性能影響
C.Cache的有效性是利用了對(duì)主存儲(chǔ)器訪問(wèn)的局部特征
D.Cache中通常保存著主存儲(chǔ)器中部分內(nèi)容的一份副本
您可能感興趣的試卷
你可能感興趣的試題
A.系統(tǒng)總線的寬度為32位
B.處理的數(shù)據(jù)長(zhǎng)度只能為32位
C.CPU字長(zhǎng)為32位
D.通用寄存器數(shù)目為32個(gè)
A.4
B.6
C.8
D.10
A."1"的個(gè)數(shù)為奇數(shù)
B."1"的個(gè)數(shù)為偶數(shù)
C.最低位為"1"
D.最高位為"1"
A.DRAM
B.EPROM
C.SRAM
D.EEPROM
A.時(shí)鐘周期大于機(jī)器周期
B.指令周期等于機(jī)器周期
C.機(jī)器周期大于指令周期
D.指令周期大于時(shí)鐘周期
最新試題
在微型計(jì)算機(jī)中,通常用主頻來(lái)描述CPU的(1);對(duì)計(jì)算機(jī)磁盤工作影響最小的因素是(2)??瞻祝?)處應(yīng)選擇()
以下關(guān)于CPU與主存之間增加調(diào)整緩存(Cache)的敘述,不正確的是()。
以下關(guān)于漢字編碼的敘述中,錯(cuò)誤的是()。
若不考慮I/O設(shè)備本身的性能.則影響計(jì)算機(jī)系統(tǒng)I/O數(shù)據(jù)傳輸速度的主要因素是()。
CPU執(zhí)行算術(shù)運(yùn)算或者邏輯運(yùn)算時(shí),算術(shù)邏輯運(yùn)算部件(ALU)將計(jì)算結(jié)果保存在()中。
使用電容存儲(chǔ)信息且需要周期性地進(jìn)行刷新的存儲(chǔ)器是()。
32位微處理器的32是指()。
計(jì)算機(jī)中,執(zhí)行一條指令所需要的時(shí)間稱為指令周期,完成一項(xiàng)基本操作所需要的時(shí)間稱為機(jī)器周期,時(shí)鐘脈沖的重復(fù)周期稱為時(shí)鐘周期。因此()。
衡量計(jì)算機(jī)的主要性能指標(biāo)除了字長(zhǎng)、存取周期、運(yùn)算速度之外,通常還包括(1),因?yàn)槠浞从沉耍?)。空白(1)處應(yīng)選擇()
衡量計(jì)算機(jī)的主要性能指標(biāo)除了字長(zhǎng)、存取周期、運(yùn)算速度之外,通常還包括(1),因?yàn)槠浞从沉耍?)。空白(2)處應(yīng)選擇()