您可能感興趣的試卷
你可能感興趣的試題
A.數(shù)據(jù)段
B.附加段
C.堆棧段
A.寄存器尋址方式
B.基址尋址方式
C.寄存器間接尋址方式
A.AND AX,0FFFFH
B.MOV AX,0FFFFH
C.OR AX,0FFFFH
D.ADD AX,0FFFFH
A.適用于中、低速I/O設(shè)備操作
B.傳輸數(shù)據(jù)量小、偶發(fā)的
C.硬件電路比較復(fù)雜,通常用中斷控制器進(jìn)行管理
D.比查詢傳送方式實(shí)時(shí)性強(qiáng)
A.奇地址:數(shù)據(jù)輸入端口、控制端口
B.奇地址:狀態(tài)端口、控制端口
C.偶地址:狀態(tài)端口、控制端口
D.偶地址:數(shù)據(jù)輸入端口、控制端口
最新試題
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。
下列移位指令,()是邏輯右移指令。
要使AL寄存器中數(shù)據(jù)的高4位不變,低4位取反,可使用XOR AL,0FH指令實(shí)現(xiàn)。
對(duì)內(nèi)存和I/O端口統(tǒng)一編址時(shí),系統(tǒng)中只有一個(gè)統(tǒng)一的地址空間。
CPU和輸入輸出設(shè)備之間的狀態(tài)信號(hào)是為了保證數(shù)據(jù)傳輸?shù)恼_性。
通常,數(shù)據(jù)總線寬度和計(jì)算機(jī)的()一致。
()主要用于將二進(jìn)制數(shù)的某些位求反。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
端口地址譯碼就是把來自地址總線上的地址代碼翻譯成所需要范圍的端口選擇信號(hào)。