A.機(jī)械仿真
B.電路仿真
C.化學(xué)反應(yīng)仿真
D.生物模擬仿真
您可能感興趣的試卷
你可能感興趣的試題
A.流水線設(shè)計(jì)
B.資源共享
C.邏輯優(yōu)化
D.串行化
E.寄存器配平
F.關(guān)鍵路徑法
A.流水線設(shè)計(jì)
B.資源共享
C.邏輯優(yōu)化
D.串行化
E.寄存器配平
F.關(guān)鍵路徑法
A.資源共享
B.邏輯優(yōu)化
C.流水線設(shè)計(jì)
D.寄存器配平
A.流水線設(shè)計(jì)
B.串行化
C.邏輯優(yōu)化
D.資源共享
A.編譯器將軟件程序翻譯成的基于某種特定CPU的機(jī)器代碼,僅限于這種CPU而不能移植,機(jī)器代碼不代表硬件結(jié)構(gòu),更不能改變CPU,只能被動(dòng)地為其特定硬件電路所用。
B.編譯器的運(yùn)行,除了CPU的硬件結(jié)構(gòu)外,不需要任何與硬件相關(guān)的器件庫和工藝庫參與編譯。
C.綜合器轉(zhuǎn)化的目標(biāo)是底層的電路結(jié)構(gòu)網(wǎng)表文件,不依賴于特定硬件環(huán)境,能輕易被移植到任何通用硬件環(huán)境中,具備能隨時(shí)改變硬件結(jié)構(gòu)的依據(jù)。
D.綜合器在綜合過程中,是根據(jù)設(shè)計(jì)庫、工藝庫以及預(yù)先設(shè)置的各類約束條件,選擇最優(yōu)方案完成電路結(jié)構(gòu)設(shè)計(jì)。
最新試題
Vivado提供了哪種類型的仿真工具?()
比較直接測頻法、測周期法和等精度法等三種不同的測頻方法。
Cadence/OrCAD PSpice中的元件屬性表用于設(shè)置元件的()。
當(dāng)電路中電源噪聲較大時(shí),可以采取什么措施減小電源噪聲對音頻放大器的影響?
提高溫度計(jì)檢測精度有哪些改進(jìn)措施?
VHDL中的選擇(Case)語句用于根據(jù)輸入信號(hào)的值執(zhí)行不同的操作,類似于編程語言中的if語句。
Quartus Ⅱ軟件提供哪些功能?()
VHDL是一種硬件描述語言,用于描述數(shù)字電路的結(jié)構(gòu)和行為。
設(shè)計(jì)一個(gè)放大電路應(yīng)注意哪些原則?
請論述譯碼器(Decoder)的工作原理及應(yīng)用