A.算術(shù)運(yùn)算結(jié)果
B.邏輯運(yùn)算結(jié)果
C.運(yùn)算類型
D.算術(shù)、邏輯運(yùn)算及測試指令的結(jié)果狀態(tài)
您可能感興趣的試卷
你可能感興趣的試題
A.堆棧尋址方式
B.立即尋址方式
C.隱含尋址方式
D.間接尋址方式
A.立即尋址
B.直接尋址
C.間接尋址
D.變址尋址
A.譯碼器
B.判斷程序
C.指令
D.時序信號
A.CPU從主存取出一條指令的時間
B.CPU執(zhí)行一條指令的時間
C.CPU從主存取出一條指令加上執(zhí)行這條指令的時間
D.時鐘周期時間
A.地址譯碼器
B.指令譯碼器
C.地址寄存器
D.指令寄存器
最新試題
在CPU的寄存器中,PSW用來存放()。
某寄存器中的值有時是數(shù)值,有時又是地址,這只有計算機(jī)的()才能識別它。
如果主存容量為16MB,且按字節(jié)編址,表示該主存地址至少應(yīng)需要()位。
計算機(jī)的內(nèi)存儲器與外存儲器相比,內(nèi)存儲器(1)。內(nèi)存儲器可與CPU(2)交換信息。內(nèi)存儲器可分為(3)和ROM??瞻祝?)處應(yīng)選擇()
計算機(jī)的存儲器采用多級方式是為了()。
PCI總線是計算機(jī)中一種非常重要的外部總線,從數(shù)據(jù)寬度上看,PCI總線有32b、64b之分;從總線速度上分,有33MHz、66MHz兩種。經(jīng)過改良后的PCI-X,最高可以達(dá)到64b@133MHz,其數(shù)據(jù)傳輸速率為()。
在高速計算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時間最好(2);否則在流水線運(yùn)行時,每個階段的執(zhí)行時間應(yīng)?。?)??瞻祝?)處應(yīng)選擇()
若內(nèi)存按字節(jié)編址,用存儲容量為4Kb×8的存儲器芯片構(gòu)成地址編號8000H至FFFFH的內(nèi)存空間,則至少需要()片。
采用串行接口進(jìn)行七位ASCII碼的傳送,帶有一位奇校驗(yàn)位、一位起始位和一位停止位,當(dāng)波特率為9600波特時,字符傳送速率為()。
在計算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計數(shù)器自動加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()