A.8
B.16
C.32
D.256
您可能感興趣的試卷
你可能感興趣的試題
A.多諧振蕩器
B.單穩(wěn)態(tài)觸發(fā)器
C.施密特觸發(fā)器
D.JK觸發(fā)器
A.沒(méi)有觸發(fā)器
B.沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制
C.沒(méi)有穩(wěn)定狀態(tài)
D.輸出只與內(nèi)部狀態(tài)有關(guān)
A.N-1
B.N
C.N+1
D.2N
A.正弦波
B.矩形脈沖
C.三角波
D.鋸齒波
A.并聯(lián)比較型
B.逐次逼近型
C.雙積分型
D.施密特觸發(fā)器
最新試題
下圖所示的PLD連接表示的輸出函數(shù)表達(dá)式F等于()。
下面圖示的電路可以實(shí)現(xiàn)()功能。
反映TTL與非門(mén)輸入高電平時(shí)抗干擾能力的外部特性參數(shù)是()。
現(xiàn)場(chǎng)可編程門(mén)陣列FPGA的基本結(jié)構(gòu)由()組成。
假定某個(gè)電路如圖示,指示燈F和開(kāi)關(guān)A、B、C的邏輯關(guān)系表達(dá)式為()。
一個(gè)n位的D/A換器的分辨率為()。
使用8路選擇器實(shí)現(xiàn)4變量邏輯函數(shù)F(A,B,C,D),使用ABC作為控制變量,數(shù)據(jù)輸入端D0-D7可能的值有()。
?已知某異步時(shí)序電路的流程表如下表所示,其中x1和x2為電路輸入端。分析流程表,電路中有()條反饋回路,當(dāng)()時(shí)會(huì)發(fā)生臨界競(jìng)爭(zhēng)。
?用3線(xiàn)-8線(xiàn)譯碼器74138(邏輯符號(hào)如下圖所示)和與非門(mén)實(shí)現(xiàn)函數(shù)的功能時(shí),74138的輸出端()連接與非門(mén)。?
一個(gè)Moore型同步可重疊的“1011”序列檢測(cè)器的狀態(tài)圖是()。