A.同步,高電平有效
B.同步,低電平有效
C.異步,低電平有效
D.異步,高電平有效
您可能感興趣的試卷
你可能感興趣的試題
A.always@(posedge clk or negedge reset)begin if(!reset)current_state<=s0;else current_state<=next_state;end
B.always@(posedge clk )begin if(!reset)current_state<=s0;else current_state<=next_state;end
C.always@(posedge clk t)if(reset)current_state<=s0;else current_state<=next_state
D.always@(posedge clk or negedge reset)if(reset)current_state<=s0;else current_state<=next_state
A.always@(posedge clk)case (state )0:next_state<=1;1:next_state<=x
B.always@(posedge clk)case (state )0:if(a==0)next_state<=1;else next_state<=x;1:next_state<=x
C.always@(posedge clk)case (state )0:if(state==0)next_state<=1;else next_state<=x;1:next_state<=x
D.以上都不對
A.parameter [2:0]s0=0,s1=1,s2=2,s3=3,s4=4;reg [2:0]current_state,next_state
B.parameter [1:0]s0=0,s1=1,s2=2,s3=3,s4=4;reg [1:0]current_state,next_state
C.TYPE FSM_ST IS (s0,s1,s2,s3,s4);SIGNAL current_state,next_state:FSM_ST
D.typedef enum {s0,s1,s2,s3,s4}type_user;type_user current_state,next_state
A.0000—0001—0010—0011
B.0001—0010—0100—1000
C.0000—1000—1100—1110
D.以上答案都正確
A.LPM_ROM
B.雙端口RAM
C.計數(shù)器
D.譯碼器
最新試題
請論述譯碼器(Decoder)的工作原理及應(yīng)用
VHDL中的過程(Process)是用于描述數(shù)字電路的行為和邏輯的部分,類似于編程語言中的過程或函數(shù)。
當(dāng)功率放大電路輸出出現(xiàn)自激振蕩時,可以采取什么方式減小自激振蕩?
將串口通信波特率分別改為4800、19200,程序如何修改?
Verilog HDL可以用于描述以下哪些元素?()
Vivado軟件提供哪些功能?()
設(shè)計一個放大電路應(yīng)注意哪些原則?
如何權(quán)衡起振時間和波形幅度失真的矛盾?
Quartus Ⅱ軟件提供哪些功能?()
請簡要論述時序邏輯電路的工作原理及其在數(shù)字系統(tǒng)中的應(yīng)用。