最新試題

現(xiàn)場可編程門陣列FPGA的基本結(jié)構(gòu)由()組成。

題型:多項(xiàng)選擇題

?下面關(guān)于用5G555構(gòu)成的施密特觸發(fā)器描述錯(cuò)誤的是()。

題型:單項(xiàng)選擇題

假定描述一個(gè)同步時(shí)序電路的最簡狀態(tài)表中有6個(gè)狀態(tài),則該電路中有()個(gè)觸發(fā)器,電路中存在()個(gè)多余狀態(tài)。?

題型:單項(xiàng)選擇題

如下圖所示的原始狀態(tài)表,其中的等效對有()。

題型:多項(xiàng)選擇題

?設(shè)計(jì)一個(gè)mealy型的110序列檢測器,需要()個(gè)觸發(fā)器,而設(shè)計(jì)moore型的110序列檢測器則需要()個(gè)觸發(fā)器。?

題型:單項(xiàng)選擇題

用PROM設(shè)計(jì)一個(gè)2位二進(jìn)制平方器,實(shí)現(xiàn)該平方器需要的容量至少為()。

題型:單項(xiàng)選擇題

邏輯函數(shù)F(A,B,C,D)=∑m(2,7,8,12,13,14,15)的卡諾圖,下面畫法正確的是()。

題型:單項(xiàng)選擇題

設(shè)計(jì)一個(gè)判斷輸入8421碼表示的十進(jìn)制數(shù)是否大于5的組合邏輯電路,至少需要()個(gè)邏輯門。

題型:單項(xiàng)選擇題

?已知某異步時(shí)序電路的流程表如下表所示,其中x1和x2為電路輸入端。分析流程表,電路中有()條反饋回路,當(dāng)()時(shí)會(huì)發(fā)生臨界競爭。

題型:單項(xiàng)選擇題

實(shí)現(xiàn)模(215)10的加法計(jì)數(shù)需要()片74193。

題型:單項(xiàng)選擇題