A.Pin Planner
B.RTLViewer
C.Frogrammer
D.Node Fider
您可能感興趣的試卷
你可能感興趣的試題
A.鎖定引腳后要再執(zhí)行一遍編譯操作才能把引腳鎖定信息輸入目標(biāo)文件
B.實(shí)驗(yàn)箱操作時(shí)盡量不要帶電拔插,以免造成器件損壞
C.主芯片外接時(shí)鐘信號的輸入引腳最好選擇33腳即全局時(shí)鐘引腳
D.實(shí)驗(yàn)箱主芯片的240個(gè)管腳都可以供用戶使用
E.在編程下載操作前必須先鎖定引腳
A.PS端的工作時(shí)鐘頻率
B.相位累加器位寬
C.DDS模塊的工作時(shí)鐘頻率
D.頻率控制字
A.SoC器件的型號
B.SoC器件的工作時(shí)鐘頻率
C.UART模塊的通信速率
D.實(shí)際的硬件電路設(shè)計(jì)
A.ROM的時(shí)鐘頻率
B.ROM的存儲深度
C.ROM端口的位寬
D.ROM的端口數(shù)量
A.引腳編號
B.引腳驅(qū)動能力
C.引腳電平標(biāo)準(zhǔn)
D.引腳輸入輸出方向
最新試題
Vivado軟件提供哪些功能?()
VHDL是一種硬件描述語言,用于描述數(shù)字電路的結(jié)構(gòu)和行為。
如何解決功率放大器中功放芯片的散熱問題?
分析放大器的上下限頻率和電路中的哪些參數(shù)有關(guān)?
簡述Vivado設(shè)計(jì)流程。
Quartus Ⅱ是一款用于什么類型的設(shè)計(jì)軟件?()
設(shè)計(jì)一個(gè)放大電路應(yīng)注意哪些原則?
PSpice中的仿真類型可以包括()。
請簡要論述時(shí)序邏輯電路的工作原理及其在數(shù)字系統(tǒng)中的應(yīng)用。
當(dāng)功率放大電路輸出出現(xiàn)自激振蕩時(shí),可以采取什么方式減小自激振蕩?