A.I/O管腳、Input管腳或者Output管腳可調(diào)整
B.FPGA內(nèi)電平一樣的管腳之間都可以調(diào)整
C.配置管腳可以調(diào)整
D.對于全局時鐘管腳,只能在全局時鐘管腳間進行調(diào)整,并與客戶進行確認
您可能感興趣的試卷
你可能感興趣的試題
A.射頻線≥8mil、不需控制阻抗
B.不相關(guān)的線不要穿射頻區(qū)域
C.SMA頭部分與其它部分需做隔離單點接地
D.RF板內(nèi)天線下挖空處理
E.優(yōu)先在元件面走線并進行包地、打孔處理
A.一個由CAN總線構(gòu)成的單一網(wǎng)絡(luò)中,理論上可以掛接無數(shù)個節(jié)點
B.CAN總線采用差分信號傳輸,有很強的錯誤檢測能力,通信距離遠
C.CAN總線通過兩根線就可以通信,保持與其他信號線的大間距
D.CAN總線阻抗一般控制為100Ω~120Ω,不做阻抗控制時按照類差分處理
A.I2C總線包括兩根信號:數(shù)據(jù)線(SDA)和時鐘線(SCL)
B.I2C總線一般按照星型拓撲,如果所連IC過多(8個以上),需要進行仿真
C.SCL與其他信號線的距離為3W
D.SDA及SCL并行走線,無等長要求
A.RS-485為差分信號,允許多個發(fā)送器連接到同一條總線上
B.遵循先防護后濾波的原則
C.地設(shè)計時要保證防護地與數(shù)字地隔離
D.防護器件以及共模電感網(wǎng)絡(luò)呈L型或一字布局布線,可不做挖空處理
A.RS232是負邏輯電平,它定義+5~+12V為低電平,而-12~-5V為高電平
B.RS232為差分信號,點對點(即只用一對收、發(fā)設(shè)備)通訊
C.串口電平轉(zhuǎn)換器靠近連接器放置
D.電平轉(zhuǎn)換器上的5個電容上的連線加粗到10mil以上
最新試題
在簡單單面板的原理圖繪制中,原理圖繪制的一般流程包括()。
?焊盤是元件封裝的重要部分,制作封裝是要確定哪些要素?()
?PCB布線是PCB設(shè)計過程中的重要步驟,前面的任務(wù)都是為它服務(wù)。因此在布線過程中要解決哪些問題?()
?元件封裝與原理圖電路符號一樣,也有其特有的屬性,主要包括()。
原理圖繪制中,元件放置完畢,可以通過哪些操作退出放置狀態(tài)?()
電子產(chǎn)品設(shè)計制作過程中的軟件設(shè)計包括哪些方面的設(shè)計?()
在繪圖中,可以利用快捷鍵改變導線的方向和轉(zhuǎn)角的方式,導線可以有哪些方向?()
?PCB布線的是過程具有限定最高、技巧最細、工作量最大的特點,通常分為()。
?根據(jù)印制導線的寬度原則,一般按照什么原則選取導線的寬度?()
?原理圖元件由元件外形、元件引腳和元件屬性三部分組成,其中,用于示意性表達元件實體和原理的是元件的什么?()