您可能感興趣的試卷
你可能感興趣的試題
A.50
B.60
C.80
D.100
A.截止區(qū)
B.放大區(qū)
C.飽和區(qū)
D.以上都可以
A.發(fā)射結正偏,集電結反偏
B.發(fā)射結,集電結均正偏
C.發(fā)射極,集電結均反偏
D.發(fā)射結反偏,集電結正偏
A.正常
B.短路
C.斷路
D.被擊穿
A.P型半導體和N型半導體材料本身不帶電
B.P型半導體中,由于多數載流子為空穴,所以它帶正電
C.N型半導體中,由于多數載流子為自由電子,所以它帶負電
D.N型半導體中,由于多數載流子為空穴,所以它帶負電
最新試題
?數字頻率計設計中的測頻計數模塊共有多少個狀態(tài)?()
CD放大器因為源極輸出信號幾乎與柵極輸入信號變化一致,因此被稱為“源極跟隨器”。
?6位7段數碼管動態(tài)顯示模塊如圖,要求人眼看到所有數碼管同時顯示各自對應的數字,控制數碼管位選信號的動態(tài)掃描時鐘信號頻率約為多少?()
?TTL或非門組成的邏輯電路如圖所示,當輸入為以下哪種狀態(tài)時會出現(xiàn)冒險現(xiàn)象?()
?電路如圖所示,如果電容C2開路,則MOSFET的漏極直流電壓將會(),漏極交流電壓將會(),增益將會()。
現(xiàn)在定義了一個1位的加法器addbit(ci,a,b,co,sum),模塊的結果用表達式表示為{co,sub}=a+b+ci,其中a,b為兩個加數,ci為來自低位的進位,sum為和,co為向高位的進位,如果以此1位加法器構建四位加法器,同時定義頂層模塊中的端口信號和中間變量的定義:下面通過層次調用的方式進行邏輯實現(xiàn)中的表達式正確的是()。
?在使用verilog描述一個二選一的數據選擇器時,使用一條語句來進行描述assign out1=(sel &b)∣(~sel &a),這條語句對應的是()。
?已知Nexys4開發(fā)板外部時鐘信號頻率為100MHz,數字鐘用來產生秒信號的時鐘信號頻率為1Hz,若采用計數器對100MHz的外部時鐘分頻得到1Hz的秒信號,請問該計數器至少需要多少位?()
?CS、CG和CD三種組態(tài)中,最適合做電壓放大器的還是CS放大器。
?10進制計數器模塊在數字鐘系統(tǒng)中可作為以下哪些模塊的子模塊?()