A.3
B.4
C.5
D.10
您可能感興趣的試卷
你可能感興趣的試題
電路如下圖所示,經(jīng)CP脈沖作用后,欲使Qn+1=Q,則A,B輸入應(yīng)為()。
A.A=0,B=0
B.A=1,B=1
C.A=0,B=1
D.A=1,B=0
A.觸發(fā)器
B.門電路
C.計(jì)數(shù)器
D.寄存器
A.PROM
B.PAL
C.PLA
D.GAL
A.R-S型
B.J-K型
C.主從型
D.同步型
A.8421BCD碼
B.5211BCD碼
C.2421BCD碼
D.余3循環(huán)碼
最新試題
要使CMOS門輸入高電平,不能使用的方法為()。
?十進(jìn)制數(shù)178.5對應(yīng)的余3碼是()。
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
CC4000系列的CMOS門電路不能直接接()系列的門電路。
?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時候,當(dāng)輸入10時,輸出為()。
?數(shù)字設(shè)計(jì)的層次主要有()。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
關(guān)于集成塊的輸出單元,下列說法中正確的是()。
?如圖電路,描述正確的是()。