A.計(jì)數(shù)器
B.譯碼器
C.加法器
D.多路選擇器
您可能感興趣的試卷
你可能感興趣的試題
如圖所示電路,若輸入CP脈沖的頻率為100KHZ,則輸出Q的頻率為()
A.500KHz
B.200KHz
C.100KHz
D.50KHz
下列所給三態(tài)門中,能實(shí)現(xiàn)C=0時(shí),C=1時(shí),F(xiàn)為高阻態(tài)的邏輯功能的是()
A.
B.
C.
D.
與邏輯函數(shù)功能相等的表達(dá)式為()
A.
B.F=A+B+C+D
C.
D.
A.0
B.1
C.不確定
D.邏輯概念錯(cuò)誤
對(duì)于如圖所示波形,其反映的邏輯關(guān)系是()
A.與關(guān)系
B.異或關(guān)系
C.同或關(guān)系
D.無(wú)法判斷
最新試題
如圖電路實(shí)現(xiàn)的邏輯函數(shù)是()。
?兩個(gè)二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
若n個(gè)變量的同或運(yùn)算和異或運(yùn)算結(jié)果相同,則n為奇數(shù)()
?如圖電路,描述正確的是()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
邏輯函之間滿足()關(guān)系。
CC4000系列的CMOS門電路不能直接接()系列的門電路。
?構(gòu)成數(shù)字電路最基本的器件主要有()。
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。