如圖所示電路,若輸入CP脈沖的頻率為100KHZ,則輸出Q的頻率為()
A.500KHz
B.200KHz
C.100KHz
D.50KHz
您可能感興趣的試卷
你可能感興趣的試題
下列所給三態(tài)門中,能實(shí)現(xiàn)C=0時(shí),C=1時(shí),F(xiàn)為高阻態(tài)的邏輯功能的是()
A.
B.
C.
D.
與邏輯函數(shù)功能相等的表達(dá)式為()
A.
B.F=A+B+C+D
C.
D.
A.0
B.1
C.不確定
D.邏輯概念錯(cuò)誤
對(duì)于如圖所示波形,其反映的邏輯關(guān)系是()
A.與關(guān)系
B.異或關(guān)系
C.同或關(guān)系
D.無法判斷
A.原碼
B.ASCII碼
C.補(bǔ)碼
D.BCD碼
最新試題
二進(jìn)制加法運(yùn)算包含的輸入、輸出變量有()。
?下圖邏輯單元實(shí)現(xiàn)的功能為()。
如圖,是151的電路設(shè)計(jì),其中輸入端的使用了6個(gè)反相器,而實(shí)現(xiàn)邏輯功能應(yīng)該可以省掉三個(gè),為什么這么設(shè)計(jì)()。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。
已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時(shí),輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。
?兩個(gè)二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。
?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時(shí)候,當(dāng)輸入10時(shí),輸出為()。
?十進(jìn)制數(shù)178.5對(duì)應(yīng)的余3碼是()。