您可能感興趣的試卷
你可能感興趣的試題
A.10
B.5
C.2.5
D.20
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
A.或非門
B.與非門
C.異或門
D.同或門
要使JK觸發(fā)器在時鐘脈沖作用下,實現(xiàn)輸出,則輸入信號應(yīng)為()。
A.J=K=1
B.J=Q,K'=Q
C.J=Q,K=Q
D.J=Q,K=1
如圖電路實現(xiàn)的邏輯函數(shù)是()。
A.F=W’X’Y’+W’YZ+WYZ+W’XYZ’
B.F=W’X’Y’+W’YZ+WY’Z+WXYZ’
C.F=∑(W,X,Y,Z)(0,1,3,7,8,13,14)
D.F=∑(W,X,Y,Z)(0,1,3,7,9,13,14)
最新試題
?若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))相當(dāng)于()個內(nèi)部標(biāo)準(zhǔn)門級聯(lián)的延遲時間。
若n個變量的同或運(yùn)算和異或運(yùn)算結(jié)果相同,則n為奇數(shù)()
使用74HC138實現(xiàn)邏輯函數(shù)正確的是()。
CC4000系列的CMOS門電路不能直接接()系列的門電路。
?十進(jìn)制數(shù)178.5對應(yīng)的余3碼是()。
約束項在函數(shù)化簡時可以當(dāng)作1,是因為在實際電路中,這種輸入組合根本不可能會讓其發(fā)生。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
要使JK觸發(fā)器在時鐘脈沖作用下,實現(xiàn)輸出,則輸入信號應(yīng)為()。
?構(gòu)成數(shù)字電路最基本的器件主要有()。
?如圖電路,描述正確的是()。