問答題試用4個帶異步清零和置數(shù)輸入端的負(fù)邊沿觸發(fā)型JK觸發(fā)器和門電路設(shè)計一個異步余3BCD碼計數(shù)器。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
關(guān)于集成塊的輸出單元,下列說法中正確的是()。
題型:多項選擇題
?兩個二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。
題型:多項選擇題
輸出端不能直接線與的門電路有()。
題型:單項選擇題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:單項選擇題
電路結(jié)構(gòu)如圖所示,該電路是()。
題型:單項選擇題
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
題型:單項選擇題
已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡表達(dá)式為()。
題型:單項選擇題
?利用開關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價的邏輯關(guān)系為()。
題型:單項選擇題
使用74HC138實現(xiàn)邏輯函數(shù)正確的是()。
題型:單項選擇題