單項選擇題
使用74HC138實現(xiàn)邏輯函數(shù)正確的是()。
A.Y2,Y4,Y5連與非門
B.Y2,Y4,Y5連或門
C.Y2,Y4,Y5連或非門
D.Y2,Y4,Y5連與門
您可能感興趣的試卷
你可能感興趣的試題
1.多項選擇題
邏輯函之間滿足()關(guān)系。
A.互為正負邏輯
B.對偶
C.相等
D.反演
2.單項選擇題已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時,輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
A.或
B.與
C.同或
D.異或
3.單項選擇題已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡表達式為()。
A.A’+B
B.A’+B+C ’
C.A’+B+B’C ’D’
D.A’+B+C ’D’
4.單項選擇題?利用開關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價的邏輯關(guān)系為()。
A.x y’
B.x’+y
C.x ’y
D.x +y’
5.多項選擇題關(guān)于集成塊的輸出單元,下列說法中正確的是()。
A.輸出單元一定是大驅(qū)動反相器
B.中小規(guī)模集成塊的時間延遲主要取決于輸出單元設(shè)計
C.輸出單元成本和延遲遠大于內(nèi)部所有單元之和
D.輸出單元的驅(qū)動能力通常為內(nèi)部驅(qū)動能力的上千倍以上
最新試題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
題型:單項選擇題
為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。
題型:單項選擇題
?當(dāng)共陰極7段數(shù)碼管顯示2的時候,輸出應(yīng)該為()。
題型:單項選擇題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:單項選擇題
關(guān)于集成塊的輸出單元,下列說法中正確的是()。
題型:多項選擇題
如圖所示,則F=()。
題型:多項選擇題
已知有二輸入邏輯門,只有當(dāng)輸X和Y都為1時,輸出F才為1,則X,Y與F的邏輯關(guān)系為()。
題型:單項選擇題
電路結(jié)構(gòu)如圖所示,該電路是()。
題型:單項選擇題
要使JK觸發(fā)器在時鐘脈沖作用下,實現(xiàn)輸出,則輸入信號應(yīng)為()。
題型:單項選擇題
使用74HC138實現(xiàn)邏輯函數(shù)正確的是()。
題型:單項選擇題