在題圖所示電路中:
①分析電路由哪些基本單元組成;
②設(shè)ui1=ui2=0時(shí),電容上的起始電壓uc=0、uo=12V。求當(dāng)ui1=-10V、ui2=0時(shí),經(jīng)過多少時(shí)間uo由+12V變?yōu)?12V;
③uo變成-12V后,ui2由0改為+15V,求再經(jīng)過多長時(shí)間uo由-12V變?yōu)?12V;
④畫出uo1和uo的波形。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
?已知Nexys4開發(fā)板外部時(shí)鐘信號頻率為100MHz,數(shù)字鐘用來產(chǎn)生秒信號的時(shí)鐘信號頻率為1Hz,若采用計(jì)數(shù)器對100MHz的外部時(shí)鐘分頻得到1Hz的秒信號,請問該計(jì)數(shù)器至少需要多少位?()
可以通過新增以下哪些類型文件添加ChipScope調(diào)試IP核?()
CG放大器具有較()的輸入電阻和較()的輸出電阻。?
假設(shè)NEMOSFET已工作在飽和區(qū),若uDS繼續(xù)增大時(shí),溝道夾斷點(diǎn)向漏極移動(dòng)。
?TTL或非門組成的邏輯電路如圖所示,當(dāng)輸入為以下哪種狀態(tài)時(shí)會(huì)出現(xiàn)冒險(xiǎn)現(xiàn)象?()
?5.1K±5%歐姆的五環(huán)電阻的色環(huán)序列為()。
當(dāng)VGS=0時(shí),能夠?qū)ǖ腗OS管為()
?某次電路實(shí)驗(yàn)中,一同學(xué)按如下電路圖連接電路,完成實(shí)驗(yàn)。其中D0,D1端為輸入端,S0與S1為輸出端。在實(shí)驗(yàn)過程中,該同學(xué)觀測到輸出端S0,S1端輸出電平分別為邏輯高電平,邏輯低電平。請問此刻電路輸入端D0,D1電平可能分別為()。
CD放大器具有較()的輸入電阻和較()的輸出電阻。?????
已知某N溝道增強(qiáng)型MOS場效應(yīng)管的。下表給出了四種狀態(tài)下和的值,那么各狀態(tài)下器件的工作狀態(tài)為()。