A.16
B.8
C.4
D.2
您可能感興趣的試卷
你可能感興趣的試題
A.32和8
B.16和8
C.15和8
D.14和8
A.16個(gè)
B.2個(gè)
C.4個(gè)
D.8個(gè)
A.3
B.4
C.5
D.6
A.7CDH
B.8CEH
C.9ABH
D.747H
A.編碼器
B.譯碼器
C.數(shù)據(jù)選擇器
D.計(jì)數(shù)器
最新試題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
輸出端不能直接線與的門電路有()。
?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時(shí)候,當(dāng)輸入10時(shí),輸出為()。
CC4000系列的CMOS門電路不能直接接()系列的門電路。
約束項(xiàng)在函數(shù)化簡(jiǎn)時(shí)可以當(dāng)作1,是因?yàn)樵趯?shí)際電路中,這種輸入組合根本不可能會(huì)讓其發(fā)生。
?十進(jìn)制數(shù)22.37對(duì)應(yīng)的二進(jìn)制數(shù)是()。
如圖所示,則F=()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
?兩個(gè)二進(jìn)制數(shù)的補(bǔ)碼相加,有溢出的是()。