單項選擇題下列各門電路中,()的輸出端可直接相連,實現(xiàn)線與。

A.一般TTL與非門
B.集電極開路TTL與非門
C.一般CMOS與非門
D.一般TTL或非門


您可能感興趣的試卷

你可能感興趣的試題

2.單項選擇題N個變量的邏輯函數(shù)應(yīng)該有最小項()

A.n2
B.2n
C.(2n-1)個

3.單項選擇題將代碼(10000011)8421BCD轉(zhuǎn)換成二進制數(shù)為()

A.(01000011)2
B.(01010011)2
C.(10000011)2
D.(000100110001)2

4.單項選擇題下列四個數(shù)中最大的數(shù)是()

A.(AF)16
B.(001010000010)8421BCD
C.(10100000)2
D.(198)10

5.多項選擇題PROM、PLA、PAL三種可編程器件中,()是可編程的。

A.PROM的或門陣列
B.PAL的與門陣列
C.PAL的與門陣列或門陣列
D.PROM的與門陣列

最新試題

要使CMOS門輸入高電平,不能使用的方法為()。

題型:單項選擇題

?十進制數(shù)178.5對應(yīng)的余3碼是()。

題型:單項選擇題

關(guān)于集成塊的輸出單元,下列說法中正確的是()。

題型:多項選擇題

?下圖邏輯單元實現(xiàn)的功能為()。

題型:單項選擇題

約束項在函數(shù)化簡時可以當(dāng)作1,是因為在實際電路中,這種輸入組合根本不可能會讓其發(fā)生。

題型:判斷題

若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。

題型:單項選擇題

與模擬電路相比,數(shù)字系統(tǒng)的優(yōu)越性主要體現(xiàn)在()。

題型:多項選擇題

?數(shù)字設(shè)計的層次主要有()。

題型:多項選擇題

若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(圖中反相器上面標注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。

題型:單項選擇題

要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。

題型:單項選擇題