多項(xiàng)選擇題PROM、PLA、PAL三種可編程器件中,()是可編程的。

A.PROM的或門陣列
B.PAL的與門陣列
C.PAL的與門陣列或門陣列
D.PROM的與門陣列


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題ISP技術(shù)的特點(diǎn)是()。

A.必須用編程器
B.不可反復(fù)編程
C.成為產(chǎn)品后不可再改變
D.系統(tǒng)在線工作過程中可以編程

4.單項(xiàng)選擇題EPROM的與陣列(),或陣列()。()

A.固定;可編程
B.可編程;固定
C.固定;固定
D.可編程;可編程

5.單項(xiàng)選擇題在下列電路中不是組合邏輯電路的是()

A.譯碼器
B.編碼器
C.全加器
D.寄存器

最新試題

?十進(jìn)制數(shù)22.37對應(yīng)的二進(jìn)制數(shù)是()。

題型:單項(xiàng)選擇題

?當(dāng)共陰極7段數(shù)碼管顯示2的時候,輸出應(yīng)該為()。

題型:單項(xiàng)選擇題

為實(shí)現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,下圖所示電路的虛框內(nèi)應(yīng)是()。

題型:單項(xiàng)選擇題

?若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,對于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))相當(dāng)于()個內(nèi)部標(biāo)準(zhǔn)門級聯(lián)的延遲時間。

題型:單項(xiàng)選擇題

?構(gòu)成數(shù)字電路最基本的器件主要有()。

題型:多項(xiàng)選擇題

?十進(jìn)制數(shù)178.5對應(yīng)的余3碼是()。

題型:單項(xiàng)選擇題

若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。

題型:單項(xiàng)選擇題

?利用開關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價的邏輯關(guān)系為()。

題型:單項(xiàng)選擇題

使用74HC138實(shí)現(xiàn)邏輯函數(shù)正確的是()。

題型:單項(xiàng)選擇題

?下圖邏輯單元實(shí)現(xiàn)的功能為()。

題型:單項(xiàng)選擇題