多項選擇題用3線-8譯碼器74LS138和輔助門電路實現(xiàn)邏輯函數(shù)F=A2+A2’A1’,應(yīng)()。
A.用與非門,F(xiàn)=(Y0’Y1’Y4’Y5’Y6’Y7’)’
B.用與門,F(xiàn)=Y2’Y3’
C.用或門,F(xiàn)=Y2’+Y3’
D.用或門,F(xiàn)=Y0’+Y1’+Y4’+Y5’+Y6’+Y7’
您可能感興趣的試卷
你可能感興趣的試題
1.單項選擇題用四選一數(shù)據(jù)選擇器實現(xiàn)函數(shù)F=A1A0+A1’A0,應(yīng)使()。
A.D0=D2=0,D1=D3=1
B.D0=D2=1,D1=D3=0
C.D0=D1=0,D2=D3=1
D.D0=D1=1,D2=D3=0
2.多項選擇題以下電路中,加以適當(dāng)輔助門電路,()適于實現(xiàn)單輸出組合邏輯電路。
A.二進(jìn)制譯碼器
B.數(shù)據(jù)選擇器
C.數(shù)值比較器
D.七段顯示譯碼器
3.單項選擇題一個16選1的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有()個。
A.1
B.2
C.4
D.16
最新試題
二進(jìn)制加法運算包含的輸入、輸出變量有()。
題型:多項選擇題
如圖電路實現(xiàn)的邏輯函數(shù)是()。
題型:多項選擇題
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
題型:多項選擇題
輸出端不能直接線與的門電路有()。
題型:單項選擇題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:單項選擇題
要使CMOS門輸入高電平,不能使用的方法為()。
題型:單項選擇題
?下圖邏輯單元實現(xiàn)的功能為()。
題型:單項選擇題
?BCD碼譯碼器如果不允許輸入大于9的數(shù)值的時候,當(dāng)輸入10時,輸出為()。
題型:單項選擇題
與模擬電路相比,數(shù)字系統(tǒng)的優(yōu)越性主要體現(xiàn)在()。
題型:多項選擇題
?十進(jìn)制數(shù)178.5對應(yīng)的余3碼是()。
題型:單項選擇題