A.比較器
B.放大器
C.觸發(fā)器
D.晶體三極管
您可能感興趣的試卷
你可能感興趣的試題
A.B=C=1
B.B=C=0
C.A=1,C=0
D.A=B=0
A.0,0
B.0,1
C.1,l
D.1,0
A.JK觸發(fā)器
B.3/8線譯碼器
C.移位寄存器
D.十進(jìn)制計(jì)數(shù)器
A.4位計(jì)數(shù)器74193
B.4位并行加法器74153
C.4位寄存器74194
D.4路數(shù)據(jù)選擇器74152
A.數(shù)據(jù)選擇器
B.并行加法器
C.譯碼器
D.寄存器
最新試題
用PROM設(shè)計(jì)一個(gè)2位二進(jìn)制平方器,實(shí)現(xiàn)該平方器需要的容量至少為()。
實(shí)現(xiàn)模(215)10的加法計(jì)數(shù)需要()片74193。
在正常工作時(shí),3-8線譯碼器74138的使能端的值為()。
?用3線-8線譯碼器74138(邏輯符號如下圖所示)和與非門實(shí)現(xiàn)函數(shù)的功能時(shí),74138的輸出端()連接與非門。?
現(xiàn)場可編程門陣列FPGA的設(shè)計(jì)流程中,下列屬于規(guī)劃設(shè)計(jì)階段的工作有()。
一個(gè)Moore型同步可重疊的“1011”序列檢測器的狀態(tài)圖是()。
下圖所示CMOS電路實(shí)現(xiàn)的邏輯是()。
反映TTL與非門輸入高電平時(shí)抗干擾能力的外部特性參數(shù)是()。
為了實(shí)現(xiàn)計(jì)數(shù)功能,集成寄存器74194的控制端S0S1可以是()。
?已知某異步時(shí)序電路的流程表如下表所示,其中x1和x2為電路輸入端。分析流程表,電路中有()條反饋回路,當(dāng)()時(shí)會(huì)發(fā)生臨界競爭。