單項選擇題在ispLSI器件中,GRP是指()。
A.全局布線區(qū)
B.通用邏輯塊
C.輸出布線區(qū)
D.輸入輸出單元
您可能感興趣的試卷
你可能感興趣的試題
1.單項選擇題GAL是()。
A.隨機讀寫存儲器
B.可編程邏輯陣列
C.通用陣列邏輯
D.現(xiàn)場可編程門陣列
2.單項選擇題ispLSI器件中,GRP是指()。
A.全局布線區(qū)
B.通用邏輯塊
C.輸出布線區(qū)
D.輸入輸出單元
3.單項選擇題PAL是指()。
A.可編程邏輯陣列
B.可編程陣列邏輯
C.通用陣列邏輯
D.只讀存儲器
4.單項選擇題Moore型時序電路的輸出()。
A.與當前輸入有關(guān)
B.與當前狀態(tài)有關(guān)
C.與當前輸入和狀態(tài)都有關(guān)
D.與當前輸入和狀態(tài)都無關(guān)
5.單項選擇題
JK觸發(fā)器在CP脈沖作用下,欲使Qn+1=Q,則輸入信號必定不為()。
A.A
B.B
C.C
D.D
最新試題
?當共陰極7段數(shù)碼管顯示2的時候,輸出應該為()。
題型:單項選擇題
如圖,此電路的輸入端I0_L是低電平有效,輸出A2A1A0是高電平有效,AVALID有效表示的是()。
題型:單項選擇題
如圖所示,則F=()。
題型:多項選擇題
輸出端不能直接線與的門電路有()。
題型:單項選擇題
?構(gòu)成數(shù)字電路最基本的器件主要有()。
題型:多項選擇題
?如圖電路,描述正確的是()。
題型:單項選擇題
?利用開關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價的邏輯關(guān)系為()。
題型:單項選擇題
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
題型:單項選擇題
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設計(圖中反相器上面標注了相應的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
題型:單項選擇題
?數(shù)字設計的層次主要有()。
題型:多項選擇題