欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端()
A.A
B.B
C.C
D.D
E.E
您可能感興趣的試卷
你可能感興趣的試題
對(duì)于T觸發(fā)器,若原態(tài)Qn=1,欲使新態(tài)Qn+1=1,應(yīng)使輸入T=()
A.A
B.B
C.C
D.D
對(duì)于T觸發(fā)器,若原態(tài)Qn=0,欲使新態(tài)Qn+1=1,應(yīng)使輸入T=()
A.A
B.B
C.C
D.D
A.CT74S肖特基系列
B.CT74LS低功耗肖特基系列
C.CT74L低功耗系列
D.CT74H高速系列
A.微功耗
B.高速度
C.高抗干擾能力
D.電源范圍寬
A.降低飽和深度
B.增加飽和深度
C.采用有源泄放回路
D.采用抗飽和三極管
最新試題
要使JK觸發(fā)器在時(shí)鐘脈沖作用下,實(shí)現(xiàn)輸出,則輸入信號(hào)應(yīng)為()。
?當(dāng)共陰極7段數(shù)碼管顯示2的時(shí)候,輸出應(yīng)該為()。
對(duì)于D觸發(fā)器,如果時(shí)鐘頻率為10MHz,輸出信號(hào)Q的頻率可能是()MHz。
?利用開(kāi)關(guān)代數(shù)的公理或定理,判斷與(x+y’)’等價(jià)的邏輯關(guān)系為()。
?下圖邏輯單元實(shí)現(xiàn)的功能為()。
邏輯函之間滿足()關(guān)系。
若集成塊內(nèi)部為驅(qū)動(dòng)單元提供的驅(qū)動(dòng)能力為1X,最小反相器(1X)延遲時(shí)間為2,對(duì)于下圖所示的輸出緩沖設(shè)計(jì)(圖中反相器上面標(biāo)注了相應(yīng)的驅(qū)動(dòng)能力),該輸出單元的延遲時(shí)間(從a到y(tǒng))最接近于()。
若n個(gè)變量的同或運(yùn)算和異或運(yùn)算結(jié)果相同,則n為奇數(shù)()
電路結(jié)構(gòu)如圖所示,該電路是()。
?構(gòu)成數(shù)字電路最基本的器件主要有()。