A.3
B.4
C.2
D.5
您可能感興趣的試卷
你可能感興趣的試題
A.n個變量的積項,它包含全部n個變量
B.n個變量的和項,它包含全部n個變量
C.每個變量都以原變量或者反變量的形式出現(xiàn),且僅出現(xiàn)一次
D.n個變量的和項,它不包含全部變量
A.奇偶校驗碼
B.格雷碼
C.8421碼
D.余三碼
下面與八進制數(shù)(47.3)8等值的數(shù)為()
A.A
B.B
C.C
D.D
A.周期
B.占空比
C.脈寬
D.掃描期
下列與十進制數(shù)(53.5)10等值的數(shù)或代碼為()
A.A
B.B
C.C
D.D
最新試題
對于D觸發(fā)器,如果時鐘頻率為10MHz,輸出信號Q的頻率可能是()MHz。
已知函數(shù)F(A,B,C,D)=(AB’)’+(C’D+B’C)’,則其最簡表達式為()。
要使TTL與非門變成反相器,多余的輸入端不能采用的方法為()。
?構(gòu)成數(shù)字電路最基本的器件主要有()。
要使CMOS門輸入高電平,不能使用的方法為()。
?數(shù)字設計的層次主要有()。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設計(圖中反相器上面標注了相應的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。
邏輯函之間滿足()關系。
關于集成塊的輸出單元,下列說法中正確的是()。
若集成塊內(nèi)部為驅(qū)動單元提供的驅(qū)動能力為1X,最小反相器(1X)延遲時間為2,對于下圖所示的輸出緩沖設計(圖中反相器上面標注了相應的驅(qū)動能力),該輸出單元的延遲時間(從a到y(tǒng))最接近于()。